sonyps4.ru

Микросхемы кмоп. Логические элементы на кмоп-транзисторах

Логические уровни КМОП микросхем при пятивольтовом питании показаны на рис.9.

Границы уровней логического нуля и единицы для КМОП микросхем при пятивольтовом питании приведена на рис. 10.

Рис. 10. Уровни логических сигналов на входе цифровых КМОП микросхем.

Из рисунка 10 видно, что запас по уровням срабатывания для обеспечения помехоустойчивости у КМОП более 1,1 В. Это почти втрое больше чем у ТТЛ.

При уменьшении напряжения питания границы логического нуля и логической единицы смещаются пропорционально изменению напряжения питания.

Семейства кмоп микросхем

Первые КМОП микросхемы не имели защитных диодов на входе, поэтому их монтаж представлял значительные трудности. Это семейство микросхем серии К172. Следующее улучшенное семейство микросхем серии К176 получило эти защитные диоды. Оно достаточно распространено и в настоящее время. Серия К1561 (иностранный аналог этих микросхем - C4000В.) завершает развитие первого поколения КМОП микросхем. В этом семействе было достигнуто быстродействие на уровне 90нс и диапазон изменения напряжения питания 3..15В.

Дальнейшим развитием КМОП микросхем стала серия SN74HC. Эти микросхемы отечественного аналога не имеют. Они обладают быстродействием 27нс и могут работать в диапазоне напряжений 2..6В. Они совпадают по цоколёвке и функциональному ряду с ТТЛ микросхемами, но не совместимы с ними по логическим уровням, поэтому одновременно были разработаны микросхемы серии SN74HCT (отечественный аналог - К1564), совместимые с ТТЛ микросхемами и по логическим уровням.

В это время наметился переход на трёхвольтовое питание. Для него были разработаны микросхемы SN74ALVC с временем задержки сигнала 5,5нс и диапазоном питания 1,65..3,6В. Эти же микросхемы способны работать и при 2,5 вольтовом питании. Время задержки сигнала при этом увеличивается до 9нс.

Наиболее перспективным семейством КМОП микросхем считается семейство SN74AUC с временем задержки сигнала 1,9нс и диапазоном питания 0,8..2,7В.

Цифровые микросхемы эмиттерно-связанной логики Общие сведения об эсл имс

Интегральные микросхемы на основе эмиттерно-связанной логики (ЭСЛ) получили широкое распространение в качестве элементной базы быстродействующей вычислительной и радиоэлектронной аппаратуры. Микросхемы на основе ЭСЛ имеют ряд достоинств, которые обеспечили их преимущество перед другими микросхемами при построении данного класса аппаратуры:

1. Хорошая схемно-техническая отработанность и, как следствие, сравнительно невысокая стоимость при изготовлении.

    Высокое быстродействие при средней потребляемой мощности или сверхвысокое быстродействие при большой потребляемой мощности.

    Малая энергия переключения.

    Высокая относительная помехоустойчивость.

    Высокая стабильность динамических параметров при изменении рабочей температуры и напряжения питания.

    Большая нагрузочная способность.

    Независимость тока потребления от частоты переключения.

    Способность ИМС работать на низкоомные линии связи и нагрузки.

    Широкий функциональный набор микросхем.

10. Удобство применения в условиях повышенной плотности компоновки с использованием многослойного печатного монтажа и низкоомных коаксиальных и плоских кабелей.

В настоящее время ИС ЭСЛ являются самыми быстродействующими микросхемами на основе кремния, выпускаемыми промышленностью как у нас в стране, так и за рубежом. Опыт проектирования аппаратуры, показывает, что применение ИС ЭСЛ оптимально для построения быстродействующих радиоэлектронных устройств, в частности ЭВМ высокого быстродействия, и менее эффективно при разработке радиоэлектронных устройств малого и среднего быстродействия.

Высокое быстродействие обусловлено тем, что в этих элементах транзисторы работают в ненасыщенном режиме, в результате чего исключается накопление и рассасывание неосновных носителем заряда.

Структурно базовый элемент ЭСЛ содержит: источник опорного напряжения (ИОН), токовый переключатель (ТП) и эмиттерные повторители.

В основу токового переключателя на входе положена схема с объединенными эмиттерами (рис.11). Главные ее достоинства: постоянство суммарного тока эмиттеров / э = 1 э 1 + I э2 в процессе работы; наличие прямого и инверсного выходов U вых1 , U вых2 .

Рис. 11. Базовый логический элемент ЭСЛ

К современным цифровым микросхемам ЭСЛ относятся ИС серий 100, К100, 500, К500, 1500, KI500.

Типовое время задержки логических элементов ИМС серии К1550 0,7 нс, серии К500 0,5...2 нс; серии 138 2,9 нс. ЭСЛ микросхемы имеют помехоустойчивость по напряжению низкого и высокого уровней не менее 125 мВ и 150 мВ, разброс выходного напряжения низкого уровня 145...150 мВ, высокого уровня 200 мВ. Амплитуда логического сигнала U л до 800 мВ. В ИМС серии 500 уровень интеграции до 80 логических элементов на кристалле; функциональный набор микросхем - 48 модификаций, потребляемая элементом мощность Р пот =8...25мВт (в ненагруженном состоянии), энергия, потребляемая при переключении А = 50 пДж.

Базовый логический элемент ИМС К500 благодаря наличию прямого и инверсного выхода одновременно выполняет две функций: ИЛИ-НЕ и ИЛИ . В отрицательной логике выполняются функции И/И-НЕ. Электрическая схема базового элемента ЭСЛ состоит из трех цепей (рис.12): токового переключателя (ТП), выходных эмиттерных повторителей (ЭП) и источника опорного напряжения (ИОН).

Токовый переключатель построен на транзисторах VT 1- VT 5 и резисторах R 1- R 7 и представляет собой дифференциальный усилитель, работающий в режиме ключа, имеющий несколько входов. Увеличение числа входов ТП достигается параллельным подключением дополнительных входных транзисторов VT 1- VT 4.

Базовый ЛЭ работает следующим образом. При подаче на все входы схемы XI - X 4 напряжения низкого уровня (-1,7 В) входные транзисторы VT 1- VT 4 закрыты, транзистор VT 5 открыт, так как напряжение на его базе U ОП = -1,3 В выше.

Большая потребляемая и рассеиваемая мощности являются недостатками микросхем ЭСЛ, что является следствием их работы в ненасыщенном режиме. Малый логический перепад, с одной стороны, повышает быстродействие, а с другой снижает помехоустойчивость.

Интегральные микросхемы транзисторно-транзисторной логики представляют собой микросборки малой степени интеграции, построенные на биполярных транзисторах. Основным их минусом является малое количество на один кристалл, а также критичность к напряжению питания и достаточно большой ток потребления.

На схеме чуть выше изображен простой логический элементов - 3И – НЕ . В его основе лежит обычный биполярный многоэмиттерный транзистор VT1. Уровень логического нуля на его выходе появится в случае наличии высоких уровней на всех трех эмиттерах одновременно. VT2 берет на себя функцию инвертирования (элемент НЕ), а многоэмиттерный VT1 является логическим элементом 3И.

Несмотря на перечисленные минусы самая популярная серия ТТЛ, К155 пользуется огромной популярностью и сегодня, посмотрите сколько радиосамоделок можно собрать на .

Серия К155 является самой огромной серией ТТЛ. В ней более 100 микросборок выполняющих различные логические функции и операции (И, ИЛИ, НЕ, И – НЕ, ИЛИ – НЕ, триггеры, регистры, счётчики, сумматоры.

Уровень логической единицы в микросхемах этой ТТЛ серии лежит в диапазоне напряжений от 2,4 V до 5 V), а уровень логического нуля не более 0,4 V.

Почти все микросборки этой серии, выпускаются в стандартном 14 выводном корпусе. С точкой или выемкой ключа, обазначающей первый вывод. 7-й вывод это корпус или минус. 14 лежащий напротив первого, это плюс.

Следующим шагом в эволючии К155 стала серия К555, в которой базовый ТТЛ принцип сохранен, но в коллекторные переходы транзисторов добавлены . Поэтому К555 серию назвали ТТЛШ (ТТЛ и диод Шоттки). В ТТЛЩ потребляемая мощность снизилась где-то в 2 раза, а быстродействие резко возрасло.

Микросхемы КМОП

Буква К в начале аббревиатуры расшифровывается как - комплементарный . На практике это говорит о том, что в микросборке используются пары с одинаковыми параметрами, но один транзистор имеет затвор n-типа, а другой соответственно p-типа. Еще их называют CMOS (Complementary Metal-Oxide Semiconductor).

На рисунке приведен пример классического базового логического элемента НЕ. То есть если на вход придет единица, то на выходе будет уже логический ноль и наоборот.

Элемент 2И – НЕ . Из парочки этих логических элементов легко получить , а из нескольких триггеров - счетчик, регистр и элементарный запоминающие устройства.

И теперь о ложке дегтя: на максимальной рабочей частоте КМОП элементы заметно уступают другой логикой на биполярных транзисторах (ТТЛ) и они оффигенно чувствительны к статическому электричеству.


Микросхемы на основе КМДП структур

Цифровые ИМС на основе КМДП структур все шире используются при разработке разнообразных электронных схем, на что имеются весьма веские причины. КМДП ИМС - это в высшей степени универсальные и легко применяемые устройства, которые обладают уникальными свойствами, нехарактерными для других классов цифровых ИМС.

Комплементарными эти ИМС названы потому, что они изготовлены на основе КМДП транзисторов, т.е. на основе пар полевых транзисторов со структурой: металл - окисел(диэлектрик) - полупроводник, имеющих очень близкие характеристики и каналы разных типов проводимости. ИМС, построенные по такому принципу потребляют от источника питания существенно меньшую мощность, чем все другие ИМС и могут работать в более широком диапазоне уровней питающих напряжений. Электронные наручные часы и устройства для автомобиля, медицинские электронные приборы, телевизионные приемники, портативные калькуляторы - это лишь немногие примеры устройств, в которых используются КМДП ИМС.

Основные достоинства цифровых ИМС на КМОП-структурах - большое входное сопротивление транзисторов (R вх) 10 12 Ом) и высокий уровень интеграции. При выполнении импульсных устройств на интегральных логических элементах КМОП сопротивления времязадающих резисторов вследствие высоких входных сопротивлений транзисторов не ограничены сверху, следовательно, для получения импульсов с большой длительностью не следует увеличивать электрическую емкость времязадающих конденсаторов.

Комплементарные структуры представляют собой взаимодополняющие пары биполярных (p-n-p и n-p-n) или МДП (p-канальных и n-канальных) транзисторов, что позволяет значительно улучшить характеристики ИМС. Они изготавливаются на общей подложке в карманах, изолированных от подложки либо p-n -переходом, либо диэлектрической пленкой. Комплементарные транзисторы выполняются в виде горизонтальной и вертикальной структур.

В транзисторах горизонтальной структуры эмиттер, база, и коллектор расположены на одной горизонтальной плоскости, поэтому инжектированные в базу неосновные носители перемещаются не перпендикулярно поверхности кристалла, а вдоль нее. Такие транзисторы называются торцевыми (латеральными). При изготовлении торцевых

транзисторов p-n-p - типа формирование эмиттеров осуществляется во время базовой диффузии n-p-n - транзисторов. Затем путем второй базовой диффузии эмиттер p-n-p - транзистора окружается коллектором. Базой транзистора служит исходный слой полупроводника n-типа между этими областями. Ширина базы, следовательно, и значение коэффициента передачи тока базы и определяются расстоянием между окнами, протравливаемыми в фоторежиме для эмиттера и коллектора.

В вертикальных структурах база располагается под эмиттером (инжектированные неосновные носители перемещаются в направлении, перпендикулярном поверхности кристалла). Все три области p-n-p - транзистора (коллектор, база и эмиттер) формируются путем диффузии. Такие комплементарные структуры сложны в изготовлении из-за высоких требований точности концентрации легирующих примесей. Однако транзисторы, изготовленные по такой технологии, имеют больший, чем транзисторы с горизонтальной структурой козффициент передачи тока базы и и высокое напряжение пробоя коллекторного перехода.

Основой КМОП элементов является инвертор, построенный на двух комплементарных (дополняющих) МОП транзисторах (n -МОП и p -МОП) с изолированным затвором и индуцированным каналом. Особенностью такой схемы (рис. 4.17 ) является то, что входное напряжение управляет не только ключевым, но и нагрузочным транзистором.

На рис. 4.5.2. приведены стоко-затворные характеристики используемых транзисторов. Транзистор с n -каналом (VТ n ) начинает проводить ток, если на его затвор подается положительное напряжение, а транзистор с р -каналом ( p) – если на его затвор подается отрицательное напряжение по отношению к истоку.

Важно, что оба транзистора имеют «пятку» на своих стоко-затворных характеристиках. Таким образом, если мы хотим, чтобы схема работала при положительном напряжении питания (+E П ), то в качестве ключевого транзистора необходимо использовать VТ n , а в качестве нагрузочного – VТ p .

Рис. 4.17.1. КМОП инвертор

Рис. 4.5.2. Стоко-затворные характеристики КМОП транзисторов

Инвертор (рис. 4.17 ) построен так, что исток p соединен с E n , а исток VТ n – с землей. Затворы VТ n и p объединяются и служат входом инвертора, стоки VТ n и p также объединяются и служат выходом инвертора. При таком включении будут справедливы следующие формулы для определения напряжения затвор-исток VТ n и p: U зип = U вх, U зир = U вх -Е п

U зип – напряжение затвор-исток n -канального транзистора (VТ n );

U зир – напряжение затвор-исток р -канального транзистора (VТ р ).

При рассмотрении работы инвертора будем полагать, что VТ n и p обладают идентичными характеристиками и пороговое напряжение U Пп = ½U Пр ½=1,5В.

U Пп - пороговое напряжение n -канального транзистора;

U Пр - пороговое напряжение p -канального транзистора.

Рассмотрим работу КМОП инвертора по его ХВВ (рис. 4.18-а ), на которой можно выделить четыре участка и зависимости U ЗИ = f (U BX ) (рис. 4.18-б ).

Участок 1: U 0 вх £ U Пп . При этом U зип = U вх и VТ n закрыт, U зир = U вх - Е п < U Пр и VТ p открыт.

Рис. 4.18. Характеристики КМОП инвертора:
а) ХВВ, б) U ЗАТВОР-ИСТОК = f(U ВХ); в) I ПОТР = f(U BX)



VТ n закрыт), p находится в глубоком насыщении, на выходе при этом будет напряжение, близкое к E П (U 1 ВЫХ » E П).

Участок II: U П > U ВХ > U Пп,

где U П - напряжение, при котором происходит переключение схемы

и U ВЫХ = 0,5(U 1 - U 0). U ЗИП = U ВХ > U Пп и VТ n начинает открываться, U ЗИР = U ВХ -Е П < U Пр и p открыт.

На этом участке ½U ЗИП ½< ½U ЗИР ½, поэтому p будет оставаться в насыщении, а VТ n – в активном режиме.

VТ n .

Ток, протекающий в схеме, создает падение напряжения на канале p , за счет этого напряжение на выходе начинает уменьшаться. Однако с ростом входного напряжения на этом участке выходное напряжение снижается мало, так как p все еще находится в насыщении.

Точка U П : U ВХ = U П =0,5Е П;

U ЗИП =U ВХ = U П > U Пп , и VТ n открыт; 0,5Е П < U Пр и p открыт.

В этой точке |U ЗИП |=|U ЗИР | следовательно, равны и сопротивления каналов обоих транзисторов. Таким образом, на выходе будет напряжение, равное половине напряжения источника питания (U ВЫХП =0,5E П). Этой точке соответствует вертикальный участок на характеристике. В этот момент схема потребляет максимальный ток, так как оба транзистора открыты. При малейшем изменении входного напряжения выходное напряжение резко меняется.

Участок III: Е П - ½U Пр ½ > U ВХ > U П ; U ЗИП = U ВХ > U Пп и VТ n открыт; U ЗИР = U ВХ -Е П < U Пр и Р открыт, но с ростом U ВХ становится все менее и менее открытым.

На этом участке U ЗИП > |U ЗИР |, и поэтому VТ n находится в насыщении, a p – в активном режиме.

Ток, потребляемый схемой, определяется в этом случае транзистором p .

Выходное напряжение на этом участке равно падению напряжения на канале VТ n . Так как VТ n находится в насыщении, то это падение невелико, и с ростом U BX оно все более и более уменьшается.

Участок IV: Е п > U вх > Е п - ½U Пр ½; U зип = U вх > U Пп и V n открыт; U зир = U вх -Е п >U зип и p закрыт.

В этом состоянии схема практически не потребляет тока (так как p закрыт). VТ n находится в глубоком насыщении, на выходе при этом будет напряжение, близкое к нулю (U вых » 0).

Как видно из ХВВ (рис 4.5.1а ), КМОП элементы обладают хорошей помехоустойчивостью. Помехоустойчивость по нулю и единице равны. Это объясняется тем, что точка переключения (U вх = U П )лежит точно в центре диапазона изменения входного напряжения (Е П >U вх > 0). При Е П = +5В максимальное значение помехи может достигать 1,5В. С ростом E П абсолютная помехоустойчивость увеличивается. Помехоустойчивость КМОП элементов составляет примерно 30% от Е П (U 0 вх.макс » 0.3Е П , U 1 вх.мин » 0.7Е П ).

Так как на входе КМОП инвертора стоят МОП транзисторы с изолированным затвором, то входное сопротивление очень велико (10 12 ¸10 13 Ом). Поэтому по входу такие схемы практически не потребляют тока.

Выходное сопротивление КМОП схем мало как в состоянии Лог. 0, так и в состоянии Лог. 1, так как один из транзисторов VТ n или p обязательно будет открыт. Таким образом, выходное сопротивление определяется сопротивлением канала открытого МОП транзистора и составляет 10 2 ¸10 3 Ом.

Высокое входное и малое выходное сопротивления обуславливают высокий статический коэффициент разветвления по выходу. Коэффициент разветвления будет ограничиваться сверху только требованиями по быстродействию. Так как каждый вход схемы обладает определенной емкостью, то с ростом коэффициента разветвления будет расти емкость нагрузки, которая, в свою очередь, будет увеличивать время переключения элемента.

Таким образом, с уменьшением рабочей частоты коэффициент разветвления будет увеличиваться. В связи с вышесказанным ясно, что входная и нагрузочная характеристики теряют свой смысл. Нагрузочная характеристика имеет значение только при сопряжении КМОП элементов с элементами других типов.

Малое выходное сопротивление элемента в обоих состояниях позволяет быстро перезаряжать емкость нагрузки. Это обуславливает малые времена задержек при включении и выключении схемы. Практически времена задержек равны 50 ¸ 200 нс.

Рис. 4.5.1в поясняет процесс потребления тока схемой.

В статическом положении КМОП схемы потребляют очень маленький ток (10 -6 -10 -7 А).

В основном ток потребляется при переключении схемы, в то время, когда U ЗИП и ½U ЗИР ½> U ПОР и оба транзистора VТ n и VТ p открыты (участки II и III на ХВВ) Однако величина этого тока меньше, чем у ТТЛ схем, так как объемные сопротивления открытых МОП транзисторов превышают сопротивления открытых биполярных транзисторов. По этой причине в схемах КМОП отсутствует ограничивающий резистор.

При переключении схемы расходуется также ток на заряд емкости нагрузки. Величина этого тока может быть определена как I=CEf П где f П – частота переключения схемы.

К преимуществам КМОП схем можно также отнести возможность работы при различных напряжениях питания (3‑15В). При повышении напряжения питания абсолютная помехоустойчивость будет увеличиваться, однако будет увеличиваться и потребляемый ток (участки II и III на ХВВ станут шире). При напряжении питания + 5В уровни сигналов КМОП схем становятся совместимы с уровнями ТТЛ При этом надо, однако, следить, чтобы U 1 вх.мин для КМОП схем было бы больше E П - |U ПР | длянадежного запирания VТ p . Для этой цели часто выход ТТЛ через резистор подключают к E П .

Работа КМОП схем на схемы ТТЛ осуществляется, как правило, через монтажные схемы.

На рис. 4.19 приведена схема базового элемента типа КМОП. Элемент реализует функцию 4И-НЕ. Транзисторы расположены таким образом, что при любой комбинации входных сигналов в схеме не будет протекания сквозного тока. Аналогичным образом строятся элементы типа ИЛИ-НЕ (рис. 4.20) .

В таких схемах из-за последовательного включения транзисторов в одном из плеч увеличивается выходное сопротивление в одном из состояний. Поэтому такие элементы имеют различные времена включения и выключения. Для элемента И-НЕ время включения больше времени выключения, а для элемента ИЛИ-НЕ – наоборот.

Рис. 4.19. Реализация функции 4И-НЕ на КМОП

Рис. 4.20. Реализация функции 4ИЛИ-НЕ на КМОП

Из-за очень высокого входного сопротивления даже статический заряд способен создать пробивное напряжение. Для защиты от высоковольтных зарядов статического электричества на входах схем КМОП имеется (внутри микросхемы) специальная схема защиты (рис. 4.21) .

Рис. 4.21. КМОП-инвертор со схемой защиты затвора от статического электричества

Диоды VD1, VD2 и VD3 защищают изоляцию затвора от пробоя. Диоды VD4 и VD7 защищают выход инвертора от пробоя между р и n областями. Диоды VD5 и VD6 включены последовательно между шинами питания для защиты от случайной перемены полярности питания.

Типичными представителями КМОП схем являются элементы серии К564, которые характеризуются следующими параметрами:

Е П =3¸15В; U 0 =0,01В (при Е П =5В и I н =0); U 1 =4,99В (при Е П =5В и I н =0); I 0 вх =0,2мкА; I 1 вх =0,2мкА; I П =0,17мА (при Е П =10В, F =100кГц и С н =50пФ); t з =80нс; I 0 вых =0,9мА (при U 0 вых =0,5В и Е П =10В); I 1 вых =0,9мА (при U 1 вых =Е П -0,5В и Е П =10В); С н = 200пФ; С вх =12пФ.

Специального внимания при подготовке требует индивидуальный эксперимент (УИРС).

Сокращение КМОП означает «комплементарный МОП-транзистор». Также иногда используется сокращение COSMOS, которое обозначает «комплементарная симметричная МОП-структура». Логические элементы этого подсемейства строятся как на «-канальных МОП-полевых транзисторах, так и на /^-канальных МОП-полевых транзисторах. Схемы этого подсемейства характеризуются ярко выраженной симметрией. При разработке схем применяют только самозапирающиеся МОП-транзисторы (см. Бойт, Электроника, ч. 2, разд. 8.2, МОП-полевые транзисторы).
Симметричность схем видна особенно хорошо в схеме элемента НЕ (рис. 6.91). Если на входе А действует Я-уровень, например +5 В, то транзистор Т2 отпирается. На его истоке и подложке 0 В. Напряжение затвор-исток UGS составляет +5 В. К истоку и подложке транзистора Тх приложены +5 В.

Если к управляющему электроду также прикладываются +5 В, то напряжение затвор-исток UGS = О В. Транзистор Тх заперт. Если Тх заперт, а Т2 открыт, то выход элемента Z имеет уровень L (рис. 6.92).
Если на входе А действует i-уровень О В, то транзистор Т2 запирается и напряжение затвор-исток UGS составляет О В. Напряжение затвор-исток транзистора Ту UGS = —5 В, так как напряжение истока +5 В, а затвора О В. Транзистор отпирается. Если Тх открыт, а Т2 заперт, выход элемента Z имеет уровень Н.
В КМОП-НЕ-элементе всегда один транзистор открыт, а другой заперт.
Если на выходе элемента НЕ действует уровень 0, то элемент практически не потребляет ток, так как Тх заперт. Если на выходе элемента НЕ действует уровень Н, то элемент также практически не потребляет ток, так как теперь Т2 заперт. Для управления последовательно включенными элементами также не требуется ток, так как полевые транзисторы практически не потребляют мощность. Только во время переключения от источника питания потребляется небольшой ток, так как оба транзистора одновременно, но недолго открыты. Один из транзисторов переходит из открытого состояния в запертое и еще не полностью заперт, а другой — из запертого в открытое и еще не полностью открыт. Также должны перезарядиться транзисторные емкости.
Все КМОП-элементы устроены так, что в токовой ветви один транзистор закрыт, а другой открыт. Энергопотребление КМОП-элементов крайне низко. Оно зависит в основном от количества переключений в секунду или частоты переключения.
КМОП-элементы отличаются малым энергопотреблением.
На рис. 6.93 изображена следующая типичная КМОП-схема. Если на обоих входах действует уровень L, то транзисторы 7’ и Т2 будут открыты, транзисторы Тг и Т4 заперты. Ту и Т2 при О В на А и В имеют UGS = — 5 В, а Т3 и Т4 имеют UGS = О В. На выходе Z действует уровень Н.
Если на входе А действует уровень Н(+5 В), а на входе 5-уровень L (О В), то Ту закрывается, а Т2 открывается. Путь от источника питания к выходу Z блокирован запертым транзистором.

Одновременно отпирается транзистор Т3 и на выходе Z действует примерно О В, то есть уровень L. Г4 заперт. Z всегда имеет уровень Z, если по крайней мере на одном входе действует уровень Н. Соответствующая схеме (рис. 6.93) рабочая таблица представлена на рис. 6.94. Схема производит при положительной логике операцию ИЛИ-НЕ.
Какую логическую операцию производит схема на рис. 6.95? Прежде всего для схемы должна быть составлена рабочая таблица. Если на обоих входах действуют Z-уровни (О В), то транзисторы Т{ и Т2 открываются (UGS = — 5 В). Транзисторы Т3 и Г4 закрываются (UGS = О В). На выходе Л-уровень.
Если на обоих входах действуют #-уровни (+5 В), то транзисторы Тъ и Т4 открываются, а транзисторы Тх и Т2 закрываются. На выходе Z будет действовать Z-уровень.
Если на один вход приложен Я-уровень, а на другой — Z-уровень, то один из верхних транзисторов на рис. 6.95 (7^ или Т2) открывается. Один из нижних (Т3 или Г4) запирается. Через открытые транзисторы к выходу будет прикладываться if-уровень. На рис. 6.96 представлена соответствующая таблица истинности. Схема выполняет при положительной логике функцию И-НЕ.

КМОП-элементы производятся в основном в виде элементов И-НЕ и ИЛИ-НЕ.
Особым элементом подсемейства КМОП является передаточный элемент. Он состоит из параллельного включенных и-канального МОП-транзистора и ^-канального МОП-транзистора (рис. 6.97).
Передаточный элемент работает как переключатель.
Если к Gx будет приложен уровень Н (например +5 В) и к G2 — уровень L (О В), то оба транзистора запираются. В /ьканальном МОП-транзисторе между управляющим электродом и подложкой приложено напряжение О В. Образование проводящего канала между истоком и стоком становится невозможным. Также и в я-канальном МОП-транзисторе между управляющим электродом и подложкой приложено напряжение О В. Здесь также не может возникнуть проводящий канал. Сопротивление между точками А и Zдостигает нескольких сотен МОм.
Если на <7, действует уровень L (О В), а на G2 — уровень Н (+5 В), то напряжение затвора /^-канального МОП-транзистора относительно подложки будет —5 В. Напряжение затвора и-канального МОП-транзистора относительно подложки +5 В. При этих напряжениях образуются проводящие каналы между истоком и стоком. Канал между А и Z будет низкоомным (примерно от 200 Ом до 400 Ом). Рабочая таблица представлена на рис. 6.98.
Уровни на входах Gl и G2 всегда прикладываются в противофазе. Управление может происходить с помощью элемента НЕ (рис. 6.99). Получается двунаправленный ключ. У полевых транзисторов передаточного элемента исток и сток могут взаимно менять свои функции. Поэтому вывод затвора обозначается в середине его условной линии (рис. 6.99).
Интегрированные КМОП-микросхемы всегда содержат множество логических элементов, которые могут быть использованы по отдельности или как единая сложная логическая функция. На рис. 6.100 показана структура схемы CD 4000 А. Эта схема содержит два элемента ИЛИ-HE с тремя входами каждый и элемент НЕ. Схема CD 4012 А (рис. 6.101) содержит два элемента И-НЕ с четырьмя входами каждый.
Интегральные схемы арифметических логических устройств содержат очень много КМОП-элементов. На рис. 6.102 приведена схема 4-битного сдвигающего регистра. Эта схема рассмотрена подробно в гл. 8.

Рис. 6.102. Схема КМОП-4-битного сдвигового регистра CD 4015 A (RCA)

Микросхема CD 4008 А является 4-битным полным сумматором. Полные сумматоры рассматриваются подробно в гл. 10. Схема приведена здесь как пример КМОП-схемотехники (рис. 6.103).
Интегральные микросхемы в КМОП-исполнении могут производиться с очень большой плотностью элементов,
Можно схему целого калькулятора уместить в одной микросхеме. Дальнейшее совершенствование технологий ведет к повышению возможной плотности компоновки.
Напряжение питания КМОП-элементов может колебаться в широком диапазоне.
Для серии CD-4000-A (рис. 6.100—6.103) фирма-производитель RCA указывает диапазон напряжений питания от 3 В до 15 В. Типичные передаточные характеристики при ряде напряжений питания показаны на рис. 6.104.
Часто используются напряжения питания +5 В и +10 В. Для этих напряжений питания на рис. 6.105 и 6.106 показаны диаграммы уровней. Для больших напряжений питания характерна лучшая помехоустойчивость.
Разность между уровнями L и Н, отвечающая за помехоустойчивость, для КМОП-схем составляет примерно от 30% до 40% напряжения питания.
В следующей таблице приведены важнейшие параметры КМОП-эле-ментов:

Рис. 6.103. Схема КМОП-4-битного полного сумматора CD 4008 A (RCA)

Комплементарная МОП логика (КМОП - КМДП -CMOS - Complementary Metal-Oxide-Semiconductor) сегодня является основной в производстве больших интегральных схем микропроцессорных комплектов, микроконтроллеров, СБИС персональных компьютеров, ИС памяти. Кроме ИС высокой интеграции для создания электронного обрамления БИС и несложных электронных схем выпущено несколько поколений КМОП серий малой и средней интеграции. В основе лежит рассмотренный ранее инвертор (рис 2.9) на комплементарных (взаимодополняющих) МОП транзисторах с индуцированным каналом разной проводимости p и n типа, выполненных на общей подложке (входные охранные цепочки не показаны).

Рис 3.8. Двухвходовые КМОП логические элементы а) И-НЕ, б) ИЛИ-НЕ

Как и в случае простого инвертора, особенностью ЛЭ является наличие двух ярусов транзисторов относительно выходного вывода. Логическая функция, выполняемая всей схемой, определяется транзисторами нижнего яруса. Для реализации И-НЕ в положительной логике транзисторы с n-каналом включаются последовательно друг с другом, с p-каналом – параллельно, а для реализации ИЛИ-НЕ – наоборот (Рис 3.8).

Микросхемы КМОП-структуры близки к идеальным ключам: в статическом режиме они практически не потребляют мощности, имеют большое входное и малое входное сопротивления, высокую помехозащищенность, большую нагрузочную способность, хорошую температурную стабильность, устойчиво работают в широком диапазоне питающих напряжений (от +3 до +15 В). Выходной сигнал практически равен напряжению источника питания. При Еп=+5В обеспечивается совместимость логических уровней со стандартной ТТЛ/ТТЛШ-логикой. Пороговое напряжение при любом напряжении питания равно половине напряжения питания U пор = 0,5 Еп, что обеспечивает высокую помехоустойчивость.

Логические элементы с большим числом входов организованы подобным же образом. В номенклатуре микросхем КМОП есть ЛЭ И, ИЛИ, И-НЕ, ИЛИ-НЕ, И-ИЛИ-НЕ, с количеством входов до 8. Увеличить число входных переменных можно с помощью дополнительных логических элементов, принадлежащих к той же серии ИС.

Отечественная промышленность выпускает несколько универсальных КМОП серий: К164, К176, К561, К564, К1561, К1564.

К176 – стандартная КМОП t з =200 нс, I пот £100 мкА

К564, К561, К1561 – усовершенствованная КМОП t з =15 нс (15 В), I пот =1-100 мкА

К1564 – высокоскоростная КМОП (функциональный аналог серии 54HC) t з =9-15 нс, Uпит=2-6 В, I пот £10 мкА

Основные технические характеристики ИС серии К564 (К561) приведены ниже:

Напряжение питания U п, В …………………………..3-15

Мощность потребления

В статическом режиме, мкВт/корпус …………0,1

При f=1 МГц, U п =10 В, С н =50 пф, мвт ……….20

Допустимая мощность рассеивания. Мвт/корпус …..500

Входное напряжение, В ……………….от -0,5В до U п + 0,5В

Выходное напряжение, В

Низкого уровня ………………………… не более 0,05В,

Высокого уровня …………………не менее U п + 0,5В

Средняя задержка распространения сигнала при С н =15 нф

Для U п =+5 В, нс ………………………………50

Для U п =+10 В, нс ……………………………..20,

Рабочая температура, 0 С

Серия 564 ………………………..от -60 до +125

Серия К561 ……………………….от -40 до +85

Если развитие ТТЛ-серий, главным образом, шло в сторону уменьшения энергопотребления, то КМОП-серии развивались в направлении повышения быстродействия. В конце концов, победила КМОП-технология. Последующие поколения стандартной логики выпускаются уже только по ней. Таким образом, второе поколение микросхем стандартной логики выпускается по КМОП-технологии, но сохраняет полное функциональное соответствие с ТТЛ-сериями.



Загрузка...